summaryrefslogtreecommitdiffstats
path: root/llvm/test/CodeGen/Mips/msa
ModeNameSize
-rw-r--r--2r.ll10123logstatsplain
-rw-r--r--2r_vector_scalar.ll3595logstatsplain
-rw-r--r--2rf.ll12744logstatsplain
-rw-r--r--2rf_exup.ll3215logstatsplain
-rw-r--r--2rf_float_int.ll3719logstatsplain
-rw-r--r--2rf_fq.ll2803logstatsplain
-rw-r--r--2rf_int_float.ll8934logstatsplain
-rw-r--r--2rf_tq.ll1955logstatsplain
-rw-r--r--3r-a.ll53778logstatsplain
-rw-r--r--3r-b.ll21052logstatsplain
-rw-r--r--3r-c.ll16841logstatsplain
-rw-r--r--3r-d.ll16589logstatsplain
-rw-r--r--3r-i.ll13511logstatsplain
-rw-r--r--3r-m.ll31665logstatsplain
-rw-r--r--3r-p.ll6947logstatsplain
-rw-r--r--3r-s.ll57465logstatsplain
-rw-r--r--3r-v.ll4367logstatsplain
-rw-r--r--3r_4r.ll8569logstatsplain
-rw-r--r--3r_4r_widen.ll12461logstatsplain
-rw-r--r--3r_splat.ll5026logstatsplain
-rw-r--r--3rf.ll17594logstatsplain
-rw-r--r--3rf_4rf.ll4762logstatsplain
-rw-r--r--3rf_4rf_q.ll8521logstatsplain
-rw-r--r--3rf_exdo.ll2151logstatsplain
-rw-r--r--3rf_float_int.ll1954logstatsplain
-rw-r--r--3rf_int_float.ll37235logstatsplain
-rw-r--r--3rf_q.ll3496logstatsplain
-rw-r--r--arithmetic.ll22025logstatsplain
-rw-r--r--arithmetic_float.ll14445logstatsplain
-rw-r--r--avoid_vector_shift_combines.ll8640logstatsplain
-rw-r--r--basic_operations.ll30132logstatsplain
-rw-r--r--basic_operations_float.ll11805logstatsplain
-rw-r--r--bit.ll18008logstatsplain
-rw-r--r--bitcast.ll42639logstatsplain
-rw-r--r--bitwise.ll50996logstatsplain
-rw-r--r--bmzi_bmnzi.ll2736logstatsplain
-rw-r--r--cc_without_nan.ll1508logstatsplain
-rw-r--r--compare.ll67707logstatsplain
-rw-r--r--compare_float.ll21069logstatsplain
-rw-r--r--elm_copy.ll8658logstatsplain
-rw-r--r--elm_cxcmsa.ll4182logstatsplain
-rw-r--r--elm_insv.ll9290logstatsplain
-rw-r--r--elm_move.ll956logstatsplain
-rw-r--r--elm_shift_slide.ll6112logstatsplain
-rw-r--r--emergency-spill.mir10872logstatsplain
-rw-r--r--endian.ll2835logstatsplain
-rw-r--r--f16-llvm-ir.ll122229logstatsplain
-rw-r--r--fexuprl.ll1107logstatsplain
-rw-r--r--frameindex.ll14102logstatsplain
-rw-r--r--i10.ll4893logstatsplain
-rw-r--r--i5-a.ll2849logstatsplain
-rw-r--r--i5-b.ll17016logstatsplain
-rw-r--r--i5-c.ll17463logstatsplain
-rw-r--r--i5-m.ll13547logstatsplain
-rw-r--r--i5-s.ll4138logstatsplain
-rw-r--r--i5_ld_st.ll17307logstatsplain
-rw-r--r--i8.ll8793logstatsplain
-rw-r--r--immediates-bad.ll49948logstatsplain
-rw-r--r--immediates.ll33930logstatsplain
-rw-r--r--inline-asm.ll994logstatsplain
-rw-r--r--llvm-stress-s1704963983.ll6381logstatsplain
-rw-r--r--llvm-stress-s1935737938.ll6313logstatsplain
-rw-r--r--llvm-stress-s2090927243-simplified.ll1452logstatsplain
-rw-r--r--llvm-stress-s2501752154-simplified.ll1063logstatsplain
-rw-r--r--llvm-stress-s2704903805.ll6247logstatsplain
-rw-r--r--llvm-stress-s3861334421.ll7056logstatsplain
-rw-r--r--llvm-stress-s3926023935.ll6608logstatsplain
-rw-r--r--llvm-stress-s3997499501.ll7657logstatsplain
-rw-r--r--llvm-stress-s449609655-simplified.ll1253logstatsplain
-rw-r--r--llvm-stress-s525530439.ll6663logstatsplain
-rw-r--r--llvm-stress-s997348632.ll6894logstatsplain
-rw-r--r--llvm-stress-sz1-s742806235.ll666logstatsplain
-rw-r--r--msa-nooddspreg.ll1652logstatsplain
-rw-r--r--nori.b.ll777logstatsplain
-rw-r--r--remat-ldi.ll3728logstatsplain
-rw-r--r--shift-dagcombine.ll2101logstatsplain
-rw-r--r--shift_constant_pool.ll7890logstatsplain
-rw-r--r--shift_no_and.ll18489logstatsplain
-rw-r--r--shuffle.ll52001logstatsplain
-rw-r--r--special.ll1502logstatsplain
-rw-r--r--spill.ll35634logstatsplain
-rw-r--r--vec.ll38388logstatsplain
-rw-r--r--vecs10.ll1414logstatsplain
OpenPOWER on IntegriCloud